Công nghệ ghép kênh cấp cao

Tài liệu Công nghệ ghép kênh cấp cao: Công nghệ ghép kênh cấp cao Để ghép kênh cần phải đồng bộ một cách hợp lý tần số và pha của từng tín hiệu số: Hiện có các kiểu phương pháp ghép kênh như sau: phương pháp ghép kênh đồng bộ và phương pháp ghép kênh không đồng bộ. Trong ghép kênh đồng bộ các bit được xen theo thứ tự để ghép kênh vì tất cả đầu vào đã được đồng bộ hoá; trong khi đó ghép kênh không đồng bộ thì việc đồng bộ được tiến hành để ghép kênh bằng cách chèn xung vì tất cả đầu vào đều được dị bộ hoá. Mặt khác trong những mạng lưới đã được đồng bộ hoá hợp lý, việc ghép kênh phân chia thời gian được tiến hành bằng cách đồng bộ hoá các pha. Sự ghép kênh sơ cấp PCM thuộc kiểu ghép kênh đồng bộ hoá, và sự ghép kênh cấp cao như M12 và M13 thuộc loại ghép kênh dị bộ. Hình 3.30. Đồng bộ hoá việc chèn xung G.701 trong khuyến nghị ITU-T định nghĩa việc chèn xung như một sự cǎn chỉnh. Nó đề xuất sự cǎn chỉnh dương, âm và dương âm. Trong việc đồng bộ hoá sự chèn xung, sự định thời gian được thiết lậ...

pdf6 trang | Chia sẻ: Khủng Long | Lượt xem: 1074 | Lượt tải: 0download
Bạn đang xem nội dung tài liệu Công nghệ ghép kênh cấp cao, để tải tài liệu về máy bạn click vào nút DOWNLOAD ở trên
Công nghệ ghép kênh cấp cao Để ghép kênh cần phải đồng bộ một cách hợp lý tần số và pha của từng tín hiệu số: Hiện có các kiểu phương pháp ghép kênh như sau: phương pháp ghép kênh đồng bộ và phương pháp ghép kênh không đồng bộ. Trong ghép kênh đồng bộ các bit được xen theo thứ tự để ghép kênh vì tất cả đầu vào đã được đồng bộ hoá; trong khi đó ghép kênh không đồng bộ thì việc đồng bộ được tiến hành để ghép kênh bằng cách chèn xung vì tất cả đầu vào đều được dị bộ hoá. Mặt khác trong những mạng lưới đã được đồng bộ hoá hợp lý, việc ghép kênh phân chia thời gian được tiến hành bằng cách đồng bộ hoá các pha. Sự ghép kênh sơ cấp PCM thuộc kiểu ghép kênh đồng bộ hoá, và sự ghép kênh cấp cao như M12 và M13 thuộc loại ghép kênh dị bộ. Hình 3.30. Đồng bộ hoá việc chèn xung G.701 trong khuyến nghị ITU-T định nghĩa việc chèn xung như một sự cǎn chỉnh. Nó đề xuất sự cǎn chỉnh dương, âm và dương âm. Trong việc đồng bộ hoá sự chèn xung, sự định thời gian được thiết lập một cách sao cho nó nhanh hơn tốc độ của tất cả các tín hiệu vào một chút. Khi chúng chỉ khác một byte, xung chèn được đưa vào vị trí thời gian đã được định trước. Sau đó, các tín hiệu đã được đồng bộ hoá như nói trên đây được ghép kênh bằng đơn vị bit. Hình 3.31. Quá trình ghép kênh của tín hiệu DS2 Phía phát của thiết bị ghép kênh ghi lại các tín hiệu nhóm cấp thấp vào bộ nhớ đàn hồi và đọc ra bằng cách sử dụng một đồng hồ kiểm soát để thu được các tín hiệu cấp thấp đồng bộ hoá trên đó đã được các xung chèn vào. Những tín hiệu này được ghép kênh bằng các bit và sau đó, các xung đồng bộ khung và chỉ thị chèn được đưa vào và tiếp đó được xáo trộn để thu được tín hiêụ ra cấp cao. ở phía nhận, các tín hiệu thu được phân giải và sau đó tách ra để loại bỏ các xung chèn và cuối cùng các tín hiệu ban đầu lại được tạo ra sau khi ổn định thời gian của chuỗi xung. Thiết bị ghép kênh kiểu M12 biến đổi các tín hiệu lưỡng cực DS1 (1,544 Mbps) từ 4 thiết bị đầu cuối PCM thành các tín hiệu đơn cực và sau đó ghép kênh thành các tín hiệu DS2 (6,312 Mbps). Các tín hiệu DS2 thu được bằng cách ghép kênh 4 tín hiệu DS1 được thể hiện bằng phương trình sau: Trong phương trình trên, 49/48 có nghĩa là 1 bit đồng bộ khung được cộng với từng 48 bit, S là số bit chèn (tỉ số cǎn chỉnh) tồn tại ở mỗi 288 bit. Trong phần lớn các trường hợp chúng được phân định với 0,333. (48) nghĩa là các tín hiệu có 4 bit DS1 được ghép kênh theo thứ tự ở kiểu khung DS2 minh hoạ ở hình 3.32. M là các bit đồng bộ đa khung, F là số bit đồng bộ khung. Cuối cùng ký tự đầu tiên có nghĩa là tín hiệu được cố định ở 0 hoặc 1. Như một thí dụ của việc chèn xung, nếu 3 bit C của một cột thứ nhất tất cả đều là 1, thì có nghĩa là : bit thứ nhất ở cuối cột là 1 bit chèn. Một kênh nhận được tín hiệu thấp hơn 1,544 Mbps gây cho số bit nhồi tǎng lên vì vậy các tín hiệu ghép kênh luôn luôn giữ ở 6,312 Mbps. Kết quả là, khung DS2 được thiết lập với 1176 bit. Trong số chúng, các bit thông tin là 1148 bit (48 x 16). Và những bit còn lại được sử dụng để tạo khung, kiểm soát sự chèn và giám sát. Hình 3.32. Kiểu khung DS2 Hệ thống phân cấp Tốc độ Phương trình DS0 64 8,000b/s x 8bit DS1 1,544 64Kb/s x 24 +8Kb/s DS2 6,312 DS3 44,736 DS4 274,176 Bảng 3.7. Tốc độ nhóm cấp cao kiểu Bắc Mỹ Hệ thống phân cấp Tốc độ Phương trình CEPT0 64 8,000b/s x 8bit CEPT1 2,048 64Kb/s x 32 CEPT2 8,448 CEPT3 32,368 CEPT4 139,264 Bảng 3.7. Tốc độ nhóm cấp cao kiểu Châu Âu Ngoài ra G.802 đã kiến nghị sự phân cấp báo hiệu lai ghép 2,048 - 6,312 - 44,736 - 139,264. Mbps để đáp ứng tiêu chuẩn của giao diện giữa các cấp báo hiệu. G747 khuyến nghị giao tiếp giữa 2,048 và 139,264 Mbps và G755 khuyến nghị các đặc tính ghép kênhlai ghép cho giao tiếp giữa 44,736 và 139,264 Mbps.

Các file đính kèm theo tài liệu này:

  • pdftailieu.pdf
Tài liệu liên quan